神戸大学附属図書館デジタルアーカイブ
入力補助
English
カテゴリ
学内刊行物
ランキング
アクセスランキング
ダウンロードランキング
https://hdl.handle.net/20.500.14094/90002976
このアイテムのアクセス数:
8
件
(
2024-04-18
17:03 集計
)
閲覧可能ファイル
ファイル
フォーマット
サイズ
閲覧回数
説明
90002976 (fulltext)
pdf
1.89 MB
15
メタデータ
ファイル出力
メタデータID
90002976
アクセス権
open access
出版タイプ
Version of Record
タイトル
A 128-bit Chip Identification Generating Scheme Exploiting Load Transistors' Variation in SRAM Bitcells
著者
Okumura, Shunsuke ; Yoshimoto, Shusuke ; Kawaguchi, Hiroshi ; Yoshimoto, Masahiko
著者名
Okumura, Shunsuke
奥村, 俊介
著者名
Yoshimoto, Shusuke
吉本, 秀輔
著者ID
A0302
研究者ID
1000000361642
KUID
https://kuid-rm-web.ofc.kobe-u.ac.jp/search/detail?systemId=b584e37f288df9e9520e17560c007669
著者名
Kawaguchi, Hiroshi
川口, 博
所属機関名
科学技術イノベーション研究科
著者ID
A0340
研究者ID
1000030324099
KUID
https://kuid-rm-web.ofc.kobe-u.ac.jp/search/detail?systemId=40bd226fd9fbd0ed520e17560c007669
著者名
Yoshimoto, Masahiko
吉本, 雅彦
所属機関名
システム情報学研究科
収録物名
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences
巻(号)
95(12)
ページ
2226-2233
出版者
The Institute of Electronics, Information and Communication Engineers(IEICE)
刊行日
2012-12-01
公開日
2015-11-25
カテゴリ
システム情報学研究科
科学技術イノベーション研究科
学術雑誌論文
権利
copyright©2012 IEICE
詳細を表示
資源タイプ
journal article
言語
English (英語)
ISSN
0916-8508
OPACで所蔵を検索
CiNiiで学外所蔵を検索
eISSN
1745-1337
OPACで所蔵を検索
CiNiiで学外所蔵を検索
関連情報
DOI
https://doi.org/10.1587/transfun.E95.A.2226
NAID
10031161356
CiNiiで表示
ホームへ戻る